//========================================================================= // Projet : Zelio2 // Fichier : Z2dcxxctlg.ctl // Référence : Z2DC15 //========================================================================= // Copyright : (c) Schneider Electric Industries SA, 2002 //========================================================================= // Contenu : CATALOGUE DES MATERIELS Z2 //========================================================================= // // HISTORIQUE DU MODULE ORIGINE MILLENIUM II // // MODIFICATIONS DE LA VERSION 2.92 DU CATALOGUE DE CLSM2 V 1.2.2 // Date Version Nom Modifications // 30/01/03 2.92 JJ. BARDYN // // HISTORIQUE DU MODULE REUTILISE POUR ZELIO2 // Date Version Nom Modifications // 12/02/03 0.1 JJ. BARDYN CREATION // 20/02/03 0.11 JJ. BARDYN Ajout MAXLIGNELD:120 // ATTRIBUT de LD_DISPATCHEUR // 05/03/03 0.12 DEP FIN_CATALOGUE_DES_CATEGORIES_DE_CHOIX_M2 - > FIN_CATALOGUE_DES_CATEGORIES_DE_CHOIX_Z2 // ligne 410,608,804,927,1048 ajout DEBUT_CARACTERISTIQUES // Suppressions des EXTENSIONS_LOCALES_COMPATIBLES,FIN_EXTENSIONS_LOCALES , EXTENSIONS_CONTIGUES_COMPATIBLES , FIN_EXTENSIONS_CONTIGUES,EXTENSIONS_DISTANTES_COMPATIBLES,FIN_EXTENSIONS_DISTANTES // Fichier renomé en z2dc15_ctlg.tz2 // FBD = modefonc 2 // 24/03/03 0.13 S8 -> S16 pour les types d'E/S // 27/03/03 0.14 LDV Ajout de la caractéristique Ecran/Clavier entre le HARD_CLOCK et la version // Paramètres: KEYBOARD_DISPLAY et NO_KEYBOARD_DISPLAY // DEP Suppression des Bouton Z2 - > Z4 // 27/03/03 0.15 A. Chatenay Catalogue special reduits aux contrôleurs utilisés pour Beta Test // 07/07/03 0.16 JJ Bardyn Demande Richard Sommier version complète pour Field Tests // Chargement "LIGHT" V = 1.0 et 1.0.x pour Field Tests // Passage de toutes les versions liés au firmware à 1.x // 08/07/03 0.17 G.MARIE modification es tailles programmes et donnees en mode FBD et LD // 10/07/03 0.18 JJ Bardyn Mise a jour des durees d'execution des fonctions FBD // Mesures de D. Miniejew le 09/07/03 // Mise a jour du nombre de blocs fonctions LD // 18/07/2003 V 0.19 JJ BARDYN // SUPPRESSION // DEVANT 88960214 (SR3XT61B EXTENSION 4I/2O 24VAC RA314) // REMPLACEMENT CODE 51 PAR 33 (SR3XT61BD EXTENSION 4I/2O 24VDC, G. MARIE) // // 21/08/03 0.20 JJ BARDYN // Dans SR2D101BD 16 TEMPORISATEURS ET 16 COMPTEURS AU LIEU DE 8 // // 04/09/03 0.21 JJ BARDYN SOLUTION PROBLEME 16 BLOCS TEXTES // DEMANDE G. MARIE DU 03/09 AGRANDIR ZONE PARAM LD DE 2560 A 3840 // // 05/09/03 0.22 JJ BARDYN // AJOUT DANS LE CATALOGUE DES PERFORMANCES DES BLOCS SUIVANTS // UP_DOWN_COUNTER, ADD_SUB, MUL_DIV, CAMBLOC, ARCHIVE, ETAT_MODULE // SUPRESSION X2, Z2, Z3, Z4, // // 10/09/03 0.6 JJ BARDYN // PASSAGE 0.22 à 0.6 POUR COHERENCE AVEC FICHIERS Z2TxtCtl_X // MODULES SR2A201BD eT SR2D201BD : ENTREES IB ET IC : REMPLACEMENT DE TOR PAR TOR/ANALOGIQUE // EN CONSEQUENCE DU BLOC FONCTION COMPARATEUR ANALOGIQUE // // 22/09/03 0.7 JJ BARDYN // AJOUT VERSION, INDICE et RELEASE POUR LE BOOT et INDICE HARD // // 03/10/03 0.8 JJ BARDYN // AJOUT EXTENSION MODBUS 24 VDC // AJOUT DANS MODULES ALIMENTES AVEC VDC // DANS BLOCS_REMARQUABLES FBD // FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 //Compteur rapide // DANS BLOCS_REMARQUABLES LD // LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 // AJOUT DANS MODULES ALIMENTES AVEC VAC // Comptage rapide NON DISPONIBLE SUR VAC // AJOUT DANS LE CATALOGUE DES PERFORMANCES // FBD_COMPTEUR_RAPIDE_ZELIO2 84 1.0 Z2DC51 1.0.0 1 // FBD_MOT_BIT 85 1.0 Z2DC51 1.0.0 1 // FBD_BIT_MOT 86 1.0 Z2DC51 1.0.0 1 // LD_COMP_RAPIDE 173 1.0 Z2DC55 1.0.0 1 // // 08/10/03 0.9 JJ BARDYN // MISE EN COHERENCE AVEC VERSION FICHIERS TXTCTL // // 13/10/03 0.10 N LEDOUX // MISE A JOUR DU N°INTERNE POUR LES CONTROLEURS SR2D* ET SR2E* // 15/10/03 0.11 A CHATENAY // Passage de tous les version_indice_release à 2.1.17 pour la version de comercialisation // Revision en LD mise des slots metier à 8 en FBD et 1 en LD // 16/10/03 0.12 A CHATENAY passage des slots sur fonction LD de 1 à 5 et pour le FBD de 8 à 5 - mise a jour des tailles de donnees en LD // Revision des tailles des programmes ( 2560 -> 2816), init ( 4864-> 5120) et parametres ( 3840 -> 4608) en LD // et des tailles des donnees sur byte et bit en FBD sorties ( 320 ->368 ), ( 138 ->200 ), ( 160 ->208 ),( 138 ->200 ) // les caracterisation des entrees et les sorties S16 sur un bus se nomment BUSINTS16 dans le modele d'extension modbus // 24/10/03 0.13 M.ROJDA // Passage de la zone PARAMETRES DE 768 à 1792 partout où elle apparaissait à 1024. // 29/10/03 0.14 M.ROJDA // Repassage du block LD_TEXT de 8$16$ à 16 // Mise a jour pour les compteurs rapides interdits // 31/10/03 0.15 JJ BARDYN // AJOUT des EXTENSIONS SR3XT101B et SR3XT141B // MISE A JOUR TEMPS D'EXECUTIONS DES FBD Z2 (VERSION 14/10/03) // 03/11/03 0.16 JJ BARDYN // MISE A JOUR TEMPS D'EXECUTIONS DES LD Z2 (VERSION 31/10/03) // 07/11/03 0.17 A.CHATENAY // MISE A JOUR DES DUREES D'EXECUTION NON DISPONIBLE SUR CHAQUE CONTROLEUR ET EXTENSION // 17/11/03 0.17 DEP // MISE A JOUR DES COEF_MAX (5->9) + MODIF VERSION EXTENSION SUITE DEMANDE JJB // 17/11/03 0.18 JJ BARDYN // XT61XX VERSION.RELEASE COMMERCIALE V1.1 AUTRES EXTENSION V1.0 // LES RELEASES DES EXTENSIONS SONT CODEES ENTRE 0 ET 9 // COEF_MAX 9 EN LD ET EN FBD // CYCLE_NON_DISPO 4 EN LD ET 6 EN FBD // CYCLE_NON_DISPO_LIE_XT 0.4 POUR E/S ET 2.4 POUR MODBUS // FBD_IN_BT_ZX 25 INTERDITE DANS BLIND TAILLES 1 & 2 // FBD_DISPLAY 47 INTERDITE DANS BLIND TAILLES 1 & 2 // AFFICHAGE FBD_DISPLAY HORS CALCUL DUREE D'EXECUTION (AVERTISSEMENT) // FBD_TIME SW DUREE MOYENNE 400 AU LIEU DE 1700 (AVERTISSEMENT) // AFFICHAGE LD_TEXTE INCLU DANS TALON 6 ms // FBD_IN_ANA 33 INTERDITE DANS VAC // FBD_IN_ANA_F 34 INTERDITE DANS VAC // FBD_INTEGER_IN 60 INTERDITE DANS NON EXTENSIBLES // FBD_INTEGER_OUT 61 INTERDITE DANS NON EXTENSIBLES // 18/11/03 0.19 JJ BARDYN // RESTITUTION TRAITEMENT FBD_DISPLAY 47 // RESTITUTION TRAITEMENT LD_TEXTE 124 // 18/11/03 0.20 JJ BARDYN // FBD_OUT_BACKLIGHT 53 INTERDITE DANS BLIND TAILLES 1 & 2 // 19/11/03 0.21 JJ BARDYN // CYCLE_NON_DISPO_LIE_XT 1 au lieu de 0.4 POUR E/S // ET 3 au lieu de 2.4 POUR MODBUS // CAR LES VALEURS DECIMALES NE SONT PAS TRAITEES // V.I.R HARD 1.0.00 PASCAL BITEAU // 27/11/03 0.22 JJ BARDYN // ID ZELIO00000249 POUR SR2B201JD, SR2B201BD et SR2B202BD // 16T et 16C au lieu de 8, 16A au lieu de 15 et 8V au lieu de 1 // 01/12/03 0.23 JJ BARDYN // Nouvelles releases firmware et autoport FBD et LD de 0 en 01 // APPLIQUE A LD_ZELIO, Z2DC55, FBD_SFC ET Z2DC51 // // 04/12/03 0.24 JJ BARDYN // REMPLACEMENT DE // FBD_IN_BT_ZX 24 INTERDITE // PAR // FBD_IN_BT_A 51 INTERDITE // V 0.24 // FBD_IN_BT_B 52 INTERDITE // V 0.24 // FBD_IN_BT_PLUS 56 INTERDITE // V 0.24 // FBD_IN_BT_MOINS 57 INTERDITE // V 0.24 // DANS LES SR2EXXXX // // 04/12/03 0.25 M.Rojda // Correction de la valeur du NUM_GEN dans les référence à FBD_DISPLAY la bonne valeur est 7 et non 47. // Renommage de LD_BT_BOUTON en LD_BT_Z pour avoir une cohérence du catalogue. (En pratique, les noms sont // ignorés dans l'atelier, c'est juste pour que l'utilisateur sache mieux s'y retrouver.) // // 23/12/03 0.26 JJ BARDYN IPR 470 // RETABLISSEMENT LD_OUT_BACKLIGHT dans SR2A101BD, SR2A101FU, SR2A201BD et SR2A201FU // // 23/12/03 0.27 JJ BARDYN L'IPR 470 n'ETAIT PAS UN BUG // Supression LD_OUT_BACKLIGHT dans SR2A101BD, SR2A101FU, SR2A201BD et SR2A201FU // Car il est indiqué dans Z2_DC31_DSL_11 '(Annexe 2 Chapitre 7) que ces module n'ont pas la fonction backlight // Typique un pas Time-Sw = 100 et LD Horloge = 750 // //JJB 05/01/03 Alignement des versions & release des différents types de catalogues // PLUS SUITE DEMANDE TELEPHONIQUE JY CIBOIS CE JOUR // RETABLISSEMENT LD_OUT_BACKLIGHT dans SR2A101BD, SR2A101FU, SR2A201BD et SR2A201FU // //JJB 28/06/04 1.01 pour version 2.2 de Zelio Soft // 1.LD CYCLE_NON-DISPO 6 devient 4 (ms) A cause d'une // erreur d'interprétation du document Z2-DTL_Temps de Reponse_06 // 2. TAILLES MEMOIRES FBD // PARAMETRES 1024 devient PARAMETRES 1792 // PROGRAMME_BYTE 1024 devient PARAMETRE_BYTE 1792 // PROGRAMME_INIT_BYTE 1024 devient PARAMETRE_INIT_BYTE 1792 // 3. V.I.R BOOT 2.0.00 devient 2.0.01 // 4. V.R LD_ZELIO 2.01 devient 2.17 // 5. V.I.R Z2DC55 2.0.01 devient 2.2.17 // 6. V.R FBD_SFC 2.01 devient 2.17 // 7. V.I.R Z2DC51 2.0.01 devient 2.1.17 // // J.FEUILLET 22/07/04 V1.02 pour version 2.2 de ZelioSoft // 1. Suppression des blocs Etrées d'un Entier et Sorties d'un Entier pour les modules ne supportant pas les extensions // Modbus SR3MBU01 // SR2B121B SR2B121FU SR2E121B SR2E121FU // SR2B201B SR2B201FU SR2E201B SR2E201FU // SR3B101B SR3B101FU SR3B261B SR3B261FU // 2. Suppression des lignes de déclaration de compteur rapides inutiles // SR2B121JB SR2B121BD SR2B122BD SR2E121BD // SR2B201JD SR2B201BD SR2E201BD SR3B101BD // SR3B102BD SR3B261BD SR3B262BD // 3. Redondance de la declaration des extensions SR3XT101B et SR3XT141B pour le module SR3B261B // //JJB 05/08/04 V1.03 pour version 2.2 de Zelio Soft // Restitution des lignes de déclaration du nombre=1 de compteur rapide // SR2B121JB SR2B121BD SR2B122BD SR2E121BD // SR2B201JD SR2B201BD SR2E201BD SR3B101BD // SR3B102BD SR3B261BD SR3B262BD // //JJB 07/09/04 V1.04 pour version 2.2.x de Zelio Soft // IPR 712 DANS SR2A201BD & SR2D201BD MODIFICATIONS DE // LD_IN_TOR 161 LIMITE 10 LETTRE:I DEBUT_NUMERO:1 // LD_IN_TOR 161 LIMITE 2 LETTRE:I DEBUT_NUMERO:B // IPR 713 DANS SR2E201BD AJOUT DE // FBD_OUT_BACKLIGHT 53 INTERDITE // IPR 714 DANS SR3B101BD & SR3B102BD, SUPPRESSION DE // FBD_INTEGER_IN 60 INTERDITE // FBD_INTEGER_OUT 61 INTERDITE // IPR 715 DANS CATALOGUE DES PERFORMANCES SUPPRESSION DE // FBD_OUT_PWM // //JJB 07/09/04 V1.05 pour version 2.2.x de Zelio Soft // LOGICIEL MODBUS VERSION 1.01 // //JJB 07/09/04 V1.06 pour version 2.2.x de Zelio Soft // FIRMWARE Z2DC27 & Z2DC2a VERSION 2.18 // AUTOMATE Z2DC51 VERSION 2.1.18 // AUTOMATE Z2DC55 VERSION 2.2.18 // //AC 11/10/04 V1.07 pour version 2.4.x de Zelio Soft // FIRMWARE Z2DC27 VERSION 2.18 // FIRMWARE Z2DC2a VERSION 2.19 // AUTOMATE Z2DC51 VERSION 2.1.18 // AUTOMATE Z2DC55 VERSION 2.2.19 // //GM 14/02/05 passage au v3.0.00 // FIRMWARE Z2DC27 VERSION 3.00 // FIRMWARE Z2DC2a VERSION 3.00 // AUTOMATE Z2DC51 VERSION 3.0.00 // AUTOMATE Z2DC55 VERSION 3.0.00 // ajout de l'extensio analogique // ajout du COEF MIN dans les performances d'execution // pour le temps du cycle non dispo, passage en microseconde // ajout du module SR3B2621JD // ajout des extensions 12 VDC // ajout des deux fonctions IN_ANA_10_BITS et OUT_ANA_10_BITS // //DM 21/03/05 Modifications suite a l'IPR 805 // Ajout des modifications du Z2COM // //GM 31/03/05 modification des tailles des zones d'init en LD et passage a la version 3.03 et 3.03 de firmware //DEP 04/07/05 ajout des versions boot des extensions (changement de format) // GM 13/09/05 passage a la version 3.08 // // //GM 09/11/05 correction IPR 830 // //GM 04/01/06 correction IPR 1277 //GM 18/01/06 modif de l'indice qui passe de 0 à 1 // ajout fonction texte,OK et ESC et commentaire pour les fct avec numgene superirur à 89 // //GM 08/02/06 interdiction des extension ethernet en ld // //GM 11/04/06 passage à la version 3.1.12 et inihibition texte fbd // //GM 27/04/06 passage à la version 3.1.13 et retour fbd texte et ajout 48 vac et modif texte ethernet // //GM 04/05/06 correction numéro ethernet et nom ethernet // //GM 09/05/06 reduction du nb E/S extension ethernet à 4 // //GM 29/05/06 rajout des fonctions 90 à 98 et traduction des fon,ction 87 à 89 // //GM 03/07/06 modif numero version ld 48 vac et texte aucun du Z2COM traduit dans toutes les langues // //GM 18/07/06 mise en commun description 48 vac et 230 vac correspondant, interdiction des fct totalisateur et totalisateur2 // passage de version soft ethernet en 1.08, disparition d'une ligne de commentaire inutile. // Disparition des commentaires sur les timers concernant le x_0.1_ms // Ajout texte indiquant extension ethernet utilisable uniquement en FBD pôur chaque langue // traduction textes portugais //GM 30/08/06 traduction du mot message en italien // //GM 04/09/06 passage en 4.0.00 // //GM 21/09/06 passage en 4.0.01 // //BL 08/11/07 passage en 4.1.02 // modification des temps de fonctions // modification du temps CYCLE_NON_DISPO à 5300 pour le LD // modification des tailles de zones programme FBD à 2304 octets // // PB 05/11/09 Ajout suntrack et sunrise et version CATALOGUEZ2 1.27 -> 1.28, // FBD_SFC = 4.2.03, LD = 4.2.03 // Boot passe en 2.0.02 // // PB 30/09/11 Version FW 4.03 --> 4.04 // FBD_SFC = 4.2.04, LD = 4.2.04 // //==================================================================== CATALOGUEZ2 DATE 08/11/2007 VERSION 1.28 CATALOGUE_DES_CATEGORIES_DE_CHOIX_Z2 //-------------------------------------------------------------------- CATEGORIE_DE_CHOIX 1 88960401 //SR2A101BD 88960403 //SR2A101FU 88960045 //SR2B121JD 88960041 //SR2B121BD 88960042 //SR2B122BD 88960044 //SR2B121B 88960043 //SR2B121FU FIN_CATEGORIE_DE_CHOIX //-------------------------------------------------------------------- CATEGORIE_DE_CHOIX 2 88960421 //SR2D101BD 88960423 //SR2D101FU 88960021 //SR2E121BD 88960024 //SR2E121B 88960023 //SR2E121FU FIN_CATEGORIE_DE_CHOIX //-------------------------------------------------------------------- CATEGORIE_DE_CHOIX 3 88960451 //SR2A201BD 88960453 //SR2A201FU 88960457 //SR2A201E 88960055 //SR2B201JD 88960051 //SR2B201BD 88960052 //SR2B202BD 88960054 //SR2B201B 88960053 //SR2B201FU FIN_CATEGORIE_DE_CHOIX //-------------------------------------------------------------------- CATEGORIE_DE_CHOIX 4 88960431 //SR2D201BD 88960433 //SR2D201FU 88960031 //SR2E201BD 88960034 //SR2E201B 88960033 //SR2E201FU FIN_CATEGORIE_DE_CHOIX //-------------------------------------------------------------------- CATEGORIE_DE_CHOIX 5 88960141 //SR3B101BD 88960142 //SR3B102BD 88960144 //SR3B101B 88960143 //SR3B101FU FIN_CATEGORIE_DE_CHOIX //-------------------------------------------------------------------- CATEGORIE_DE_CHOIX 6 88960161 //SR3B261BD 88960162 //SR3B262BD 88960164 //SR3B261B 88960163 //SR3B261FU 88960165 //SR3B261JD FIN_CATEGORIE_DE_CHOIX FIN_CATALOGUE_DES_CATEGORIES_DE_CHOIX_Z2 //******************************************************************** CATALOGUE_DES_CONTROLEURS_Z2 //************ 10&12 E/S NON EXTENSIBLES AVEC FACE AVANT ************ //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960401 1 //SR2A101BD 6I/4O SANS EXT&HOR&FBD 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 2560 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2816 PROGRAMME_INIT_BYTE 5120 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 // V 1.00 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960403 2 //SR2A101FU 6I/4O SANS EXT&HOR&FBD 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 // V1.00 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960045 3 //SR2B121JD 8I/4O SANS EXT 12VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.01 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960041 4 //SR2B121BD 8I/4O SANS EXT 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.01 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960042 7 //SR2B122BD 8I/4O SANS EXT 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 5120 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960044 5 //SR2B121B 8I/4O SANS EXT 24VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // Z2 V 0.18 FBD_INTEGER_OUT 61 INTERDITE // Z2 V 0.18 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960043 6 //SR2B121FU 8I/4O SANS EXT 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // Z2 V 0.18 FBD_INTEGER_OUT 61 INTERDITE // Z2 V 0.18 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //************ 10&12 E/S NON EXTENSIBLES SANS FACE AVANT ************ //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960421 129 //SR2D101BD 6I/4O SANS EXT&HOR&ECRAN&FBD 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 15 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960423 130 //SR2D101FU 6I/4O SANS EXT&HOR&ECRAN&FBD 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960021 132 //SR2E121BD 8I/4O SANS EXT&ECRAN 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_BT_A 51 INTERDITE // V 0.24 FBD_IN_BT_B 52 INTERDITE // V 0.24 FBD_IN_BT_PLUS 56 INTERDITE // V 0.24 FBD_IN_BT_MOINS 57 INTERDITE // V 0.24 FBD_DISPLAY 7 INTERDITE // V 0.18 // Z2 V 0.25 FBD_OUT_BACKLIGHT 53 INTERDITE // V 0.20 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960024 133 //SR2E121B 8I/4O SANS EXT&ECRAN 24VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK NO_KEYBOARD_DISPLAY 1.00.0 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_BT_A 51 INTERDITE // V 0.24 FBD_IN_BT_B 52 INTERDITE // V 0.24 FBD_IN_BT_PLUS 56 INTERDITE // V 0.24 FBD_IN_BT_MOINS 57 INTERDITE // V 0.24 FBD_DISPLAY 7 INTERDITE // V 0.18 // Z2 V 0.25 FBD_OUT_BACKLIGHT 53 INTERDITE // V 0.20 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // Z2 V 0.18 FBD_INTEGER_OUT 61 INTERDITE // Z2 V 0.18 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960023 134 //SR2E121FU 8I/4O SANS EXT&ECRAN 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_BT_A 51 INTERDITE // V 0.24 FBD_IN_BT_B 52 INTERDITE // V 0.24 FBD_IN_BT_PLUS 56 INTERDITE // V 0.24 FBD_IN_BT_MOINS 57 INTERDITE // V 0.24 FBD_DISPLAY 7 INTERDITE // V 0.18 // Z2 V 0.25 FBD_OUT_BACKLIGHT 53 INTERDITE // V 0.20 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // Z2 V 0.18 FBD_INTEGER_OUT 61 INTERDITE // Z2 V 0.18 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960451 9 //SR2A201BD 12I/8O SANS EXT&HOR&FBD 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR S16 IC TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 10 LETTRE:I DEBUT_NUMERO:1 //V 1.04 LD_IN_TOR 161 LIMITE 2 LETTRE:I DEBUT_NUMERO:B //V 1.04 //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 // V 1.00 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960453 8 //SR2A201FU 12I/8O SANS EXT&HOR&FBD 100-240VAC 88960457 24 //SR2A201E 12I/8O SANS EXT&HOR&FBD 48VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR IC TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 12 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //LD_COMP_RAPIDE NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 15 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 // V 1.00 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960055 12 //SR2B201JD 12I/8O SANS EXT 12VDC 88960051 13 //SR2B201BD 12I/8O SANS EXT 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 IF TOR S16 IG TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 // V 0.22 valait 8 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 // V 0.22 valait 8 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 // V 0.22 valait 1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 // V 0.22 valait 15 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960052 14 //SR2B202BD 12I/8O SANS EXT 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 IF TOR S16 IG TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 // V 0.22 valait 8 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 // V 0.22 valait 8 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 // V 0.22 valait 1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 // V 0.22 valait 15 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960054 10 //SR2B201B 12I/8O SANS EXT 24VAC 88960053 11 //SR2B201FU 12I/8O SANS EXT 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR IC TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // Z2 V 0.18 FBD_INTEGER_OUT 61 INTERDITE // Z2 V 0.18 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 12 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960431 137 //SR2D201BD 12I/8O SANS EXT&HOR&ECRAN&FBD 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR S16 IC TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 10 LETTRE:I DEBUT_NUMERO:1 //V 1.04 LD_IN_TOR 161 LIMITE 2 LETTRE:I DEBUT_NUMERO:B //V 1.04 //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960433 136 //SR2D201FU 12I/8O SANS EXT&HOR&ECRAN&FBD 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 NO_HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR IC TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 // V 0.18 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 12 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 15 LETTRE:A DEBUT_NUMERO:1 //LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 //LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960031 141 //SR2E201BD 12I/8O SANS EXT&ECRAN 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 IF TOR S16 IG TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_BT_A 51 INTERDITE // V 0.24 FBD_IN_BT_B 52 INTERDITE // V 0.24 FBD_IN_BT_PLUS 56 INTERDITE // V 0.24 FBD_IN_BT_MOINS 57 INTERDITE // V 0.24 FBD_DISPLAY 7 INTERDITE // V 0.25 FBD_OUT_BACKLIGHT 53 INTERDITE // V 1.04 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960034 138 //SR2E201B 12I/8O SANS EXT&ECRAN 24VAC 88960033 139 //SR2E201FU 12I/8O SANS EXT&ECRAN 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK NO_KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR IC TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 0 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_BT_A 51 INTERDITE // V 0.24 FBD_IN_BT_B 52 INTERDITE // V 0.24 FBD_IN_BT_PLUS 56 INTERDITE // V 0.24 FBD_IN_BT_MOINS 57 INTERDITE // V 0.24 FBD_DISPLAY 7 INTERDITE // V 0.18 // Z2 V 0.25 FBD_OUT_BACKLIGHT 53 INTERDITE // V 0.20 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // Z2 V 0.18 FBD_INTEGER_OUT 61 INTERDITE // Z2 V 0.18 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 12 LETTRE:I DEBUT_NUMERO:1 //LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B //LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 //LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 8 LETTRE:Q DEBUT_NUMERO:1 //LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 //LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 //LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 //LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //************** 10 ENTREES/SORTIES EXTENSIBLES ****************** //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960141 15 //SR3B101BD 6I/4O EXTENSIBLE 24VDC 88960142 18 //SR3B102BD 6I/4O EXTENSIBLE 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960211 //SR3XT61BD 4I/2O 88960221 //SR3XT101BD 6I/4O 88960231 //SR3XT141BD 8I/6O 88960250 //SR3MBU01 MODBUS 88960241 //SR3XT43BD ANA 88960117 //SR2COM01 Z2COM 88960270 //ethernet FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES 88960241 INTERDITE//SR3XT43BD 88960270 INTERDITE//ethernet FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 2 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 4 LETTRE:I DEBUT_NUMERO:B LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 // Z2 V 0.14 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960144 16 //SR3B101B 6I/4O EXTENSIBLE 24VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960214 //SR3XT61B 4I/2O 88960224 //SR3XT101B 6I/4O // Z2 V 0.15 88960234 //SR3XT141B 8I/6O // Z2 V 0.15 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 INTERDITE//LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960143 17 //SR3B101FU 6I/4O EXTENSIBLE 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960213 //SR3XT61FU 4I/2O 88960223 //SR3XT101FU 6I/4O 88960233 //SR3XT141FU 8I/6O 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 4 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 INTERDITE//LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //************** 26 ENTREES/SORTIES EXTENSIBLES ****************** //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960161 21 //SR3B261BD 16I/10O EXTENSIBLE 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 IF TOR S16 IG TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR Q9 TOR QA TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960211 //SR3XT61BD 4I/2O 88960221 //SR3XT101BD 6I/4O 88960231 //SR3XT141BD 8I/6O 88960250 //SR3MBU01 MODBUS 88960241 //SR3XT43BD ANA 88960270 //ethernet 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES 88960241 INTERDITE//SR3XT43BD 88960270 INTERDITE//ethernet FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 10 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:B LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 10 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960162 22 //SR3B262BD 16I/10O EXTENSIBLE 24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 IF TOR S16 IG TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR Q9 TOR QA TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960211 //SR3XT61BD 4I/2O 88960221 //SR3XT101BD 6I/4O 88960231 //SR3XT141BD 8I/6O 88960250 //SR3MBU01 MODBUS 88960241 //SR3XT43BD ANA 88960117 //SR2COM01 Z2COM 88960270 //ethernet FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 // Compteur rapide // V1.03 FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES 88960241 INTERDITE//SR3XT43BD 88960270 INTERDITE//ethernet FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 10 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:B LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 10 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960164 19 //SR3B261B 16I/10O EXTENSIBLE 24VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR IC TOR ID TOR IE TOR IF TOR IG TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR Q9 TOR QA TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960214 //SR3XT61B 4I/2O 88960224 //SR3XT101B 6I/4O // Z2 V 0.15 88960234 //SR3XT141B 8I/6O // Z2 V 0.15 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 16 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 10 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 INTERDITE //LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960163 20 //SR3B261FU 16I/10O EXTENSIBLE 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 // V 1.01 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR IC TOR ID TOR IE TOR IF TOR IG TOR FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR Q9 TOR QA TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960213 //SR3XT61FU 4I/2O 88960223 //SR3XT101FU 6I/4O 88960233 //SR3XT141FU 8I/6O 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 // V 1.06 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_COMPTEUR_RAPIDE_ZELIO2 84 INTERDITE // Z2 V 0.14 FBD_IN_ANA 33 INTERDITE // Z2 V 0.18 FBD_IN_ANA_F 34 INTERDITE // Z2 V 0.18 FBD_INTEGER_IN 60 INTERDITE // V1.02 FBD_INTEGER_OUT 61 INTERDITE // V1.02 FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a // V 1.07 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 // V 0.18 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 // V 1.01 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 16 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 10 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 //Comptage rapide NON DISPONIBLE SUR VAC LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 INTERDITE //LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES //CONTROLEURS--------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960165 23 //SR3B261JD 16I/10O EXTENSIBLE 12VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //COMPATIBILITE BIN, HORLOGE, V.I.R HARD, V.I.R BOOT 1 HARD_CLOCK KEYBOARD_DISPLAY 1.0.00 2.0.02 DEBUT_CONNEXIONS ENTREES SEPAREES I1 TOR I2 TOR I3 TOR I4 TOR I5 TOR I6 TOR I7 TOR I8 TOR I9 TOR IA TOR IB TOR S16 IC TOR S16 ID TOR S16 IE TOR S16 IF TOR S16 IG TOR S16 FIN_ENTREES SORTIES SEPAREES Q1 TOR Q2 TOR Q3 TOR Q4 TOR Q5 TOR Q6 TOR Q7 TOR Q8 TOR Q9 TOR QA TOR FIN_SORTIES EXTENSIONS_COMPATIBLES NOMBRE_EXTENSIONS_EN_PARALLELE 2 NOMBRE_EXTENSIONS_Z2_PARALLELE 0 //REFERENCES CATALOGUE 88960215 //SR3XT61JD 4I/2O 88960225 //SR3XT101JD 6I/4O 88960235 //SR3XT141JD 8I/6O 88960117 //SR2COM01 Z2COM FIN_EXTENSIONS FIN_CONNEXIONS DEBUT_RESSOURCES CONTRAINTES_MEMOIRES PARAMETRES 4096 U16 DONNEES_SORTIES_SUR_BIT 480 U16 DONNEES_SORTIES_SUR_BYTE 190 U16 DONNEES_VI_BIT 128 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 2048 PROGRAMME_INIT_BYTE 4096 NB_SLOTS_METIER 2 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_CONTRAINTES_MEMOIRES PERFORMANCES_D_EXECUTION CYCLE_TOTAL 2 COEF_MAX 45 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 4000 CATEG_PERF 1 FIN_PERFORMANCES_D_EXECUTION FIN_RESSOURCES DEBUT_MODEFONC 2 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN FBD_SFC 4.04 1 Z2DC51 4.2.04 Z2DC27 DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 2304 U16 DONNEES_SORTIES_SUR_BIT 368 U16 DONNEES_SORTIES_SUR_BYTE 200 U16 DONNEES_VI_BIT 208 U16 DONNEES_VI_BYTE 200 U16 PROGRAMME_BYTE 2304 PROGRAMME_INIT_BYTE 2304 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES FBD_COMPTEUR_RAPIDE_ZELIO2 84 LIMITE 1 //Compteur rapide FBD_MESSAGE 87 LIMITE 28 // V1.09 FBD_ENTREE_LIGNE_SERIE 95 LIMITE 3 // entrée liaison série FBD_SORTIE_LIGNE_SERIE 96 LIMITE 3 // sortie liaison série FBD_IN_ANA_10_BITS 88 INTERDITE // V1.09 FBD_OUT_ANA_10_BITS 89 INTERDITE // V1.09 FBD_TOTALISATEUR_2 94 INTERDITE FBD_TOTALISATEUR 90 INTERDITE FIN_BLOCS_REMARQUABLES FIN_MODEFONC DEBUT_MODEFONC 1 //TYPEPROG, V.R, V_INT_CHERG, AUTOMATE, V.I.R, RACINE NOM BIN LD_ZELIO 4.04 1 Z2DC55 4.2.04 Z2DC2a DEBUT_ES_REMARQUABLES FIN_ES_REMARQUABLES DEBUT_EXT_REMARQUABLES FIN_EXT_REMARQUABLES DEBUT_MEMOIRES_REMARQUABLES PARAMETRES 4864 U16 DONNEES_SORTIES_SUR_BIT 512 U16 DONNEES_SORTIES_SUR_BYTE 170 U16 DONNEES_VI_BIT 160 U16 DONNEES_VI_BYTE 100 U16 PROGRAMME_BYTE 3328 PROGRAMME_INIT_BYTE 5632 NB_SLOTS_METIER 5 LITTLE_ENDIAN YES TAILLE_FLASH 256 FIN_MEMOIRES_REMARQUABLES DEBUT_PERFORMANCES_REMARQUABLES CYCLE_TOTAL 2 COEF_MAX 45 COEF_DEFAULT 5 COEF_MIN 3 CYCLE_NON_DISPO 5300 CATEG_PERF 1 FIN_PERFORMANCES_REMARQUABLES DEBUT_BLOCS_REMARQUABLES LD_DISPATCHEUR 159 LIMITE 1 MAXLIGNELD:120 LD_IN_TOR 161 LIMITE 10 LETTRE:I DEBUT_NUMERO:1 LD_IN_TOR 161 LIMITE 6 LETTRE:I DEBUT_NUMERO:B LD_IN_TOR 161 LIMITE 8 LETTRE:I DEBUT_NUMERO:H EXTENSION:XCS2 LD_BT_Z 162 LIMITE 4 LETTRE:Z DEBUT_NUMERO:1 LD_MEMOIRE_INTERNE 156 LIMITE 28 LETTRE:M DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 10 LETTRE:Q DEBUT_NUMERO:1 LD_OUT_TOR 166 LIMITE 6 LETTRE:Q DEBUT_NUMERO:B EXTENSION:XCS2 LD_TIMER 153 LIMITE 16 LETTRE:T DEBUT_NUMERO:1 LD_COUNTER 152 LIMITE 16 LETTRE:C DEBUT_NUMERO:1 LD_COMP_RAPIDE 173 LIMITE 1 LETTRE:K DEBUT_NUMERO:1 LD_COMPARATEUR_COMPTEUR 157 LIMITE 8 LETTRE:V DEBUT_NUMERO:1 LD_COMPARE 151 LIMITE 16 LETTRE:A DEBUT_NUMERO:1 LD_HORLOGE 155 LIMITE 8 LETTRE:HORLOGE DEBUT_NUMERO:1 LD_TEXT 154 LIMITE 16 LETTRE:X DEBUT_NUMERO:1 LD_OUT_BACKLIGHT 167 LIMITE 1 LETTRE:L DEBUT_NUMERO:1 LD_IN_ETE_HIVER 168 LIMITE 1 LETTRE:W DEBUT_NUMERO:1 LD_Z2COM 174 LIMITE 28 LETTRE:S DEBUT_NUMERO:1 //EXTENSION:Z2COM FIN_BLOCS_REMARQUABLES FIN_MODEFONC FIN_CARACTERISTIQUES FIN_CATALOGUE_Z2 //******************************************************************** CATALOGUE_DES_EXTENSIONS //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960215 17 //SR3XT61JD EXTENSION 4I/2O 12VDC 88960211 33 //SR3XT61BD EXTENSION 4I/2O 24VDC // Z2 V 0.15 Interversion des lignes suivantes : 88960214 49 //SR3XT61B EXTENSION 4I/2O 24VAC 88960213 65 //SR3XT61FU EXTENSION 4I/2O 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.R SOFT V.I BOOT XCS2 0 1.1 1.1 0.0 // Z2 V 0.18 ENTREES SEPAREES IH TOR IJ TOR IK TOR IL TOR FIN_ENTREES SORTIES SEPAREES QB TOR QC TOR FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 1000 // V 0.21 ancien 0.4 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960225 18 //SR3XT101JD EXTENSION 6I/4O 12VDC 88960221 34 //SR3XT101BD EXTENSION 6I/4O 24VDC 88960224 50 //SR3XT101B EXTENSION 6I/4O 24VAC // Z2 V 1.15 88960223 66 //SR3XT101FU EXTENSION 6I/4O 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.R SOFT V.I BOOT XCS2 0 1.0 1.0 0.0// Z2 V 0.18 ENTREES SEPAREES IH TOR IJ TOR IK TOR IL TOR IN TOR IP TOR FIN_ENTREES SORTIES SEPAREES QB TOR QC TOR QD TOR QE TOR FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 1000 // V 0.21 ancien 0.4 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960235 19 //SR3XT141JD EXTENSION 8I/6O 12VDC 88960231 35 //SR3XT141BD EXTENSION 8I/6O 24VDC 88960234 51 //SR3XT141B EXTENSION 8I/6O 24VAC // Z2 V 0.15 88960233 67 //SR3XT141FU EXTENSION 8I/6O 100-240VAC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.R SOFT V.I BOOT XCS2 0 1.0 1.0 0.0 // Z2 V 0.18 ENTREES SEPAREES IH TOR IJ TOR IK TOR IL TOR IN TOR IP TOR IQ TOR IR TOR FIN_ENTREES SORTIES SEPAREES QB TOR QC TOR QD TOR QE TOR QF TOR QG TOR FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 1000 // V 0.21 ancien 0.4 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960250 2 //SR3MBU01_24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.R SOFT V.I BOOT XCS1 0 1.0 1.01 0.0// V 1.05 ENTREES SEPAREES J1-MODBUS_INTEGER BUSINTS16 J2-MODBUS_INTEGER BUSINTS16 J3-MODBUS_INTEGER BUSINTS16 J4-MODBUS_INTEGER BUSINTS16 FIN_ENTREES SORTIES SEPAREES O1-MODBUS_INTEGER BUSINTS16 O2-MODBUS_INTEGER BUSINTS16 O3-MODBUS_INTEGER BUSINTS16 O4-MODBUS_INTEGER BUSINTS16 FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 3000 // V 0.21 ancien 2.4 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960241 32 //SR3XT43BD FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.R SOFT V.I BOOT XCS2 0 1.0 1.01 0.0// V 1.05 ENTREES SEPAREES IH-INTEGER ANALOG_10_BITS IJ-INTEGER ANALOG_10_BITS FIN_ENTREES SORTIES SEPAREES QB-INTEGER ANALOGPWM_10_BITS QC-INTEGER ANALOGPWM_10_BITS FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 3000 // V 0.21 ancien 2.4 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960270 9 //SR3NET01_24VDC FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.R SOFT V.I BOOT XCS1 0 1.0 1.08 0.0 ENTREES SEPAREES I1-MODBUS_INTEGER BUSINTS16 I2-MODBUS_INTEGER BUSINTS16 I3-MODBUS_INTEGER BUSINTS16 I4-MODBUS_INTEGER BUSINTS16 FIN_ENTREES SORTIES SEPAREES O1-MODBUS_INTEGER BUSINTS16 O2-MODBUS_INTEGER BUSINTS16 O3-MODBUS_INTEGER BUSINTS16 O4-MODBUS_INTEGER BUSINTS16 FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 3000 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES //EXTENSIONS---------------------------------------------------------- DEBUT_EQUIVALENTS //N° CATALOGUE N°INTERNE NOM 88960117 3 //Z2COM FIN_EQUIVALENTS DEBUT_CARACTERISTIQUES //TYPE, NUMGEN FCT EXT, V.R HARD, V.INDICE SOFT V.I BOOT XNCONT 0 1.0 1.0 2.0 ENTREES SEPAREES FIN_ENTREES SORTIES SEPAREES FIN_SORTIES PERFORMANCES_D_EXECUTION CYCLE_NON_DISPO_LIE_XT 3000 FIN_PERFORMANCES_D_EXECUTION FIN_CARACTERISTIQUES FIN_CATALOGUE_EXTENSION //******************************************************************** CATALOGUE_DES_PERFORMANCES_Z2 CATEGORIE_PERFORMANCE 1 //NOM FONCTION, NUMGEN,SOFT, AUTOMATE, V.I.R, DUREE MICROSEC FBD_ALT 1 4.04 Z2DC51 4.2.04 69 // Z2 V 0.16 valait 64 FBD_AND 2 4.04 Z2DC51 4.2.04 59 // Z2 V 0.16 valait 58 FBD_BOOLEAN 3 4.04 Z2DC51 4.2.04 87 // Z2 V 0.16 valait 85 FBD_COMPARE 4 4.04 Z2DC51 4.2.04 58 // Z2 V 0.16 valait 55 FBD_COUNTER 5 4.04 Z2DC51 4.2.04 169 // Z2 V 0.16 valait 175 FBD_DELAY 6 4.04 Z2DC51 4.2.04 130 // Z2 V 0.16 valait 125 FBD_DISPLAY 7 4.04 Z2DC51 4.2.04 60 // Z2 V 0.19 valait 1 // FBD_FLICKER 8 4.04 Z2DC51 4.2.04 148 // Z2 V 0.16 valait 170 FBD_GAIN 9 4.04 Z2DC51 4.2.04 175 // Z2 V 0.16 valait 170 FBD_H_METER 10 4.04 Z2DC51 4.2.04 116 // Z2 V 0.16 valait 140 FBD_NAND 21 4.04 Z2DC51 4.2.04 60 FBD_NOR 22 4.04 Z2DC51 4.2.04 61 FBD_NOT 23 4.04 Z2DC51 4.2.04 29 FBD_ONESHOT 24 4.04 Z2DC51 4.2.04 118 // Z2 V 0.16 valait 110 FBD_OR 25 4.04 Z2DC51 4.2.04 61 FBD_PULSE 26 4.04 Z2DC51 4.2.04 55 // Z2 V 0.16 valait 52 FBD_SCHMITT 27 4.04 Z2DC51 4.2.04 72 // Z2 V 0.16 valait 66 FBD_SET_RESET 28 4.04 Z2DC51 4.2.04 46 // Z2 V 0.16 valait 44 FBD_TIME_SW 29 4.04 Z2DC51 4.2.04 100 //UN PAS // Z2 V 0.27 valait 500 // V 0.18 500 valait 1700 FBD_UP_DOWN_COUNTER 30 4.04 Z2DC51 4.2.04 121 // Z2 V 0.16 valait 1 FBD_XOR 31 4.04 Z2DC51 4.2.04 39 // Z2 V 0.16 valait 37 FBD_ZONE_CMP 32 4.04 Z2DC51 4.2.04 65 // Z2 V 0.16 valait 62 FBD_IN_ANA 33 4.04 Z2DC51 4.2.04 148 // Z2 V 0.16 valait 100 FBD_IN_ANA_F 34 4.04 Z2DC51 4.2.04 163 // Z2 V 0.16 valait 123 FBD_IN_TOR 35 4.04 Z2DC51 4.2.04 29 // Z2 V 0.16 valait 29 FBD_IN_TOR_F 36 4.04 Z2DC51 4.2.04 58 // Z2 V 0.16 valait 46 FBD_OUT_TOR 38 4.04 Z2DC51 4.2.04 38 FBD_IN_C_ON 39 4.04 Z2DC51 4.2.04 21 // Z2 V 0.16 valait 20 FBD_IN_C_OFF 40 4.04 Z2DC51 4.2.04 21 // Z2 V 0.16 valait 20 SFC_RESETABLE_INITIAL_STEP 42 4.04 Z2DC51 4.2.04 108 SFC_INITIAL_STEP 43 4.04 Z2DC51 4.2.04 99 // Z2 V 0.16 valait 108 SFC_STEP 44 4.04 Z2DC51 4.2.04 99 // Z2 V 0.16 valait 94 SFC_STEP_DIVOR_2 45 4.04 Z2DC51 4.2.04 120 // Z2 V 0.16 valait 114 SFC_CONV_OR_2 46 4.04 Z2DC51 4.2.04 75 // Z2 V 0.16 valait 69 SFC_DIV_AND_2 47 4.04 Z2DC51 4.2.04 48 // Z2 V 0.16 valait 44 SFC_STEP_CONV_AND_2 48 4.04 Z2DC51 4.2.04 156 // Z2 V 0.16 valait 149 FBD_IN_CONST 49 4.04 Z2DC51 4.2.04 13 FBD_IN_1_SEC 50 4.04 Z2DC51 4.2.04 43 // Z2 V 0.16 valait 40 FBD_IN_BT_A 51 4.04 Z2DC51 4.2.04 28 // Z2 V 0.16 valait 24 FBD_IN_BT_B 52 4.04 Z2DC51 4.2.04 28 // Z2 V 0.16 valait 24 FBD_OUT_BACKLIGHT 53 4.04 Z2DC51 4.2.04 21 // Z2 V 0.16 valait 70 FBD_IN_BT_OK 54 4.04 Z2DC51 4.2.04 28 FBD_IN_BT_ESC 55 4.04 Z2DC51 4.2.04 28 FBD_IN_BT_PLUS 56 4.04 Z2DC51 4.2.04 28 // Z2 V 0.16 valait 24 FBD_IN_BT_MOINS 57 4.04 Z2DC51 4.2.04 28 // Z2 V 0.16 valait 24 FBD_MULTIPLEX 58 4.04 Z2DC51 4.2.04 44 // Z2 V 0.16 valait 41 FBD_IN_ETE_HIVER 59 4.04 Z2DC51 4.2.04 21 FBD_INTEGER_IN 60 4.04 Z2DC51 4.2.04 28 // Z2 V 0.16 valait 31 FBD_INTEGER_OUT 61 4.04 Z2DC51 4.2.04 31 // Z2 V 0.16 valait 31 FBD_IN_ETAT_MODULE 62 4.04 Z2DC51 4.2.04 85 // Z2 V 0.16 valait 1 FBD_ADD_SUB_ZELIO2 80 4.04 Z2DC51 4.2.04 70 // Z2 V 0.16 valait 1 FBD_MUL_DIV_ZELIO2 81 4.04 Z2DC51 4.2.04 154 // Z2 V 0.16 valait 1 FBD_CAMBLOC_S_ZELIO2 82 4.04 Z2DC51 4.2.04 170 // Z2 V 0.16 valait 1 FBD_ARCHIVE_S_ZELIO2 83 4.04 Z2DC51 4.2.04 120 // Z2 V 0.16 valait 1 FBD_COMPTEUR_RAPIDE_ZELIO2 84 4.04 Z2DC51 4.2.04 210 // Z2 V 0.16 valait 1 FBD_MOT_BIT 85 4.04 Z2DC51 4.2.04 167 // Z2 V 0.16 valait 1 FBD_BIT_MOT 86 4.04 Z2DC51 4.2.04 163 // Z2 V 0.16 valait 1 FBD_MESSAGE 87 4.04 Z2DC51 4.2.04 124 FBD_IN_ANA_10_BITS 88 4.04 Z2DC51 4.2.04 29 FBD_OUT_ANA_10_BITS 89 4.04 Z2DC51 4.2.04 33 FBD_TOTALISATEUR 90 4.04 M3DC51 4.2.04 50 FBD_TIMER_A/C_2 91 4.04 M3DC51 4.2.04 138 FBD_TIMER_Li_2 92 4.04 M3DC51 4.2.04 152 FBD_TIMER_B/H_2 93 4.04 M3DC51 4.2.04 119 FBD_TOTALISATEUR_2 94 4.04 M3DC51 4.2.04 50 FBD_ENTREE_LIGNE_SERIE 95 4.04 M3DC51 4.2.04 76 FBD_SORTIE_LIGNE_SERIE 96 4.04 M3DC51 4.2.04 96 //FBD_MIN_MAX 97 4.04 M3DC51 4.2.04 50 FBD_TEXTE 98 4.04 M3DC51 4.2.04 138 FBD_SUNRISE 99 4.04 Z2DC51 4.2.04 7600 // firmware suntrack FBD_SUNTRACK 100 4.04 Z2DC51 4.2.04 13000 // firmware suntrack //FONCTIONS LD-------------------------------------------- //NOM FONCTION, NUMGEN,SOFT, AUTOMATE, V.I.R, DUREE MICROSEC LD_COMPARE 151 4.04 Z2DC55 4.2.04 311 // Z2 V 0.16 valait 1 LD_COUNTER 152 4.04 Z2DC55 4.2.04 127 // Z2 V 0.16 valait 1 LD_TIMER 153 4.04 Z2DC55 4.2.04 199 // Z2 V 0.16 valait 1 LD_TEXT 154 4.04 Z2DC55 4.2.04 138 // Z2 V 0.19 valait 1 // LD_HORLOGE 155 4.04 Z2DC55 4.2.04 750 // Z2 V 0.27 valait 1500 LD_MEMOIRE_INTERNE 156 4.04 Z2DC55 4.2.04 78 // Z2 V 0.16 valait 1 LD_COMPARATEUR_COMPTEUR 157 4.04 Z2DC55 4.2.04 81 // Z2 V 0.16 valait 1 LD_DISPATCHEUR 159 4.04 Z2DC55 4.2.04 80 //UNE LIGNE // Z2 V 0.16 valait 1 LD_IN_TOR 161 4.04 Z2DC55 4.2.04 57 // Z2 V 0.16 valait 1 LD_BT_Z 162 4.04 Z2DC55 4.2.04 42 // Z2 V 0.16 valait 1 LD_OUT_TOR 166 4.04 Z2DC55 4.2.04 115 // Z2 V 0.16 valait 1 LD_OUT_BACKLIGHT 167 4.04 Z2DC55 4.2.04 69 // Z2 V 0.16 valait 1 LD_IN_ETE_HIVER 168 4.04 Z2DC55 4.2.04 26 // Z2 V 0.16 valait 1 //LD_IN_TOR_BUS 169 4.04 Z2DC55 4.2.04 1 //LD_OUT_TOR_BUS 170 4.04 Z2DC55 4.2.04 1 LD_COMP_RAPIDE 173 4.04 Z2DC55 4.2.04 210 // Z2 V 0.16 valait 1 LD_Z2COM 174 4.04 Z2DC55 4.2.04 124 // Z2 V 0.16 valait 1 FIN_CATALOGUE_PERFORMANCES //******************************************************************** // FIN DU CATALOGUE